STERPONE, LUCA

STERPONE, LUCA  

Dipartimento di Automatica e Informatica  

013725  

Mostra records
Risultati 1 - 20 di 153 (tempo di esecuzione: 0.025 secondi).
Citazione Data di pubblicazione Autori File
A 3-D LUT Design for Transient Error Detection Via Inter-Tier In-Silicon Radiation Sensor / Azimi, Sarah; De Sio, Corrado; Sterpone, Luca. - ELETTRONICO. - (2021), pp. 1-6. ((Intervento presentato al convegno Design, Automation and Test in Europe Conference (DATE2021) nel February 2021. 1-gen-2021 Sarah AzimiCorrado De SioLuca Sterpone DATE 2021- Camera Ready.pdfA_3-D_LUT_Design_for_Transient_Error_Detection_Via_Inter-Tier_In-Silicon_Radiation_Sensor.pdf
A design flow for protecting FPGA-based systems against single event upsets / Sterpone, Luca; Violante, Massimo. - (2005), pp. 436-444. ((Intervento presentato al convegno IEEE International Symposium on Defect and Fault Tolerance in VLSI Systems [10.1109/DFTVS.2005.5]. 1-gen-2005 STERPONE, LucaVIOLANTE, MASSIMO -
A Fault Injection Environment for SoPC's Embedded Microprocessors / M., PORTELA GARCIA; Sterpone, Luca; C., LOPEZ ONGIL; SONZA REORDA, Matteo; Violante, Massimo. - (2006), pp. 68-73. ((Intervento presentato al convegno 7th IEEE Latin-American Test Workshop, Buenos Aires, Argentina. 1-gen-2006 STERPONE, LucaSONZA REORDA, MatteoVIOLANTE, MASSIMO + -
A graph-based representation of Gene Expression profiles in DNA microarrays / Benso, Alfredo; DI CARLO, Stefano; Politano, GIANFRANCO MICHELE MARIA; Sterpone, Luca. - STAMPA. - (2008), pp. 75-82. ((Intervento presentato al convegno IEEE Symposium on Computational Intelligence in Bioinformatics and Computational Biology (CIBCB) tenutosi a Sun Valley (ID), USA nel 15-17 Sept. 2008 [10.1109/CIBCB.2008.4675762]. 1-gen-2008 BENSO, AlfredoDI CARLO, STEFANOPOLITANO, GIANFRANCO MICHELE MARIASTERPONE, Luca 2008-CIBCB-GEG.pdf
A Low-cost Emulation System for Fast Co-verification and Debug / LAGOS BENITES, JORGE LUIS; Grosso, Michelangelo; Sterpone, Luca; SONZA REORDA, Matteo; Audisio, G.; Pipponzi, M.; Sabatini, M.. - (2011), pp. 212-212. ((Intervento presentato al convegno IEEE European Test Symposium tenutosi a Trondheim (N) nel May 23-27, 2011 [10.1109/ETS.2011.32]. 1-gen-2011 LAGOS BENITES, JORGE LUISGROSSO, MICHELANGELOSTERPONE, LucaSONZA REORDA, Matteo + 2413925-mod.pdf
A new approach to compress the configuration information of programmable devices / Martina, Maurizio; Masera, Guido; Molino, Andrea; Vacca, Fabrizio; Sterpone, Luca; Violante, Massimo. - STAMPA. - 2:(2006), pp. 1289-1293. ((Intervento presentato al convegno DATE tenutosi a Monaco di Baviera nel 6-10 marzo 2006 [10.1109/DATE.2006.243747]. 1-gen-2006 MARTINA, MAURIZIOMASERA, GuidoMOLINO, ANDREAVACCA, FABRIZIOSTERPONE, LucaVIOLANTE, MASSIMO -
A new decompression system for the configuration process of SRAM-based FPGAs / Sterpone, Luca; Violante, Massimo. - (2007). ((Intervento presentato al convegno ACM 17th Great Lake Symposium on VLSI tenutosi a Stresa. nel March 11-13, 2007. 1-gen-2007 STERPONE, LucaVIOLANTE, MASSIMO -
A New Fault Injection Approach for Testing Network-on-Chips / Sterpone, Luca; Sabena, Davide; SONZA REORDA, Matteo. - STAMPA. - (2012), pp. 530-535. ((Intervento presentato al convegno PDP 2012 tenutosi a Munich [10.1109/PDP.2012.82]. 1-gen-2012 STERPONE, LucaSABENA, DAVIDESONZA REORDA, Matteo -
A new FPGA-based edge detection system for the gridding of DNA microarray images / Sterpone, Luca; Violante, Massimo. - (2007). ((Intervento presentato al convegno IEEE Instrumentation and Measurement Technology Conference tenutosi a Warsaw. nel May 1-3, 2007. 1-gen-2007 STERPONE, LucaVIOLANTE, MASSIMO -
A new hardware architecture for performing the gridding of DNA microarray images / Sterpone, Luca; Violante, Massimo. - (2007). ((Intervento presentato al convegno ACM 17th Great Lake Symposium on VLSI tenutosi a Stresa. nel March 11-13, 2007.. 1-gen-2007 STERPONE, LucaVIOLANTE, MASSIMO -
A new hardware/software platform for the soft-error sensitivity evaluation of FPGA devices / Violante, Massimo; SONZA REORDA, Matteo; Sterpone, Luca; Manuzzato, A.; Gerardin, S.; Rech, P.; Bagatin, M.; Paccagnella, A.; Andreani, C.; Gorini, G.; Pietropaolo, A.; Cardarilli, G.; Salsano, A.; Pontarelli, S.; Frost, C.. - STAMPA. - (2007), pp. 1-6. ((Intervento presentato al convegno 8th IEEE Latin American Test Workshop tenutosi a Cuzco, Peru. 1-gen-2007 VIOLANTE, MASSIMOSONZA REORDA, MatteoSTERPONE, LucaRECH P. + -
A new low-cost non intrusive platform for injecting soft errors in SRAM-based FPGAs / Battezzati, Niccolo'; Sterpone, Luca; Violante, Massimo. - (2008), pp. 2282-2287. ((Intervento presentato al convegno ISIE: IEEE International Symposium on Industrial Electronics tenutosi a Cambridge [10.1109/ISIE.2008.4677077]. 1-gen-2008 BATTEZZATI, NICCOLO'STERPONE, LucaVIOLANTE, MASSIMO -
A new mitigation approach for soft errors in embedded processors / Abate, F.; Sterpone, Luca; Violante, Massimo. - (2007). ((Intervento presentato al convegno Radiation and Its Effects on Components and Systems, 2007. RADECS 2007. 9th European Conference on [10.1109/RADECS.2007.5205504]. 1-gen-2007 STERPONE, LucaVIOLANTE, MASSIMO + -
A New Placement Algorithm for the Mitigation of Multiple Cell Upsets in SRAM-based FPGAs / Sterpone, Luca; Battezzati, Niccolo'. - (2010), pp. 1231-1236. ((Intervento presentato al convegno IEEE Design, Automation and Test in Europe, 2010 tenutosi a Dresden nel 8 - 12 Marzo, 2010. 1-gen-2010 STERPONE, LucaBATTEZZATI, NICCOLO' -
A new placement algorithm for the optimization of fault tolerant circuits on reconfigurable devices / Sterpone, Luca; Battezzati, Niccolo'; Violante, Massimo. - (2008), pp. 347-352. ((Intervento presentato al convegno WREFT '08 workshop on Radiation effects and fault tolerance in nanometer technologies (ACM International Conference on Computing Frontiers) tenutosi a Ischia, Italy nel May 5-7, 2008 [10.1145/1366224.1366228]. 1-gen-2008 STERPONE, LucaBATTEZZATI, NICCOLO'VIOLANTE, MASSIMO 1856092.pdf
A new RC design for mixed-grain based dynamically reconfigurable architectures / E., Rhod; Sterpone, Luca; L., Carro. - STAMPA. - (2009), pp. 984-987. ((Intervento presentato al convegno IEEE International Conference on Electronics Circuits and Systems tenutosi a Hammamet, Tunisia nel 13 - 16 December, 2009 [10.1109/ICECS.2009.5410843]. 1-gen-2009 STERPONE, Luca + -
A New Reconfigurable Clock-gating Technique for Low Power SRAM-based FPGAs / Sterpone, Luca; D., Matos; L., Carro; S., Wong; F., Anjam. - (2011), pp. 1-6. ((Intervento presentato al convegno IEEE Design, Automation and Test in Europe tenutosi a Grenoble, France nel 14-18 Marzo, 2011. 1-gen-2011 STERPONE, Luca + -
A New SBST Algorithm for Testing the Register File of VLIW Processors / Sterpone, Luca; Sabena, Davide; SONZA REORDA, Matteo. - ELETTRONICO. - (2012), pp. 412-417. ((Intervento presentato al convegno IEEE Design, Automation and Test in Europe, 2012 tenutosi a Dresden, Germany nel 12-16 March 2012. 1-gen-2012 STERPONE, LucaSABENA, DAVIDESONZA REORDA, Matteo -
A New Solution to On-Line Detection of Control Flow Errors / Du, Boyang; SONZA REORDA, Matteo; Sterpone, Luca; L., Parra; M., Portela Garcia; A., Lindoso; L., Entrena. - ELETTRONICO. - (2014), pp. 105-110. ((Intervento presentato al convegno IEEE 20th International On-Line Testing Symposium tenutosi a Hotel Cap Roig, Platja d’Aro, Catalunya, Spain. 1-gen-2014 DU, BOYANGSONZA REORDA, MatteoSTERPONE, Luca + -
A Novel Design Flow for the Performance Optimization of Fault Tolerant Circuits on SRAM-based FPGAs / Sterpone, Luca; Battezzati, Niccolo'. - (2008), pp. 157-163. ((Intervento presentato al convegno NASA/ESA Conference on Adaptive Hardware and Systems tenutosi a Noordwijk, The Netherlands nel 22-25 June 2008 [10.1109/AHS.2008.59]. 1-gen-2008 STERPONE, LucaBATTEZZATI, NICCOLO' -