CAUSAPRUNO, GIOVANNI
CAUSAPRUNO, GIOVANNI
Dipartimento di Elettronica e Telecomunicazioni
028802
Exploiting the Logic-In-Memory paradigm for speeding-up data-intensive algorithms
2019 Cofano, M.; Vacca, M.; Santoro, G.; Causapruno, G.; Turvani, G.; Graziano, M.
Parallel and Serial Computation in Nanomagnet Logic: An Overview
2018 Giri, Davide; Causapruno, Giovanni; Riente, Fabrizio
A Framework for Network-On-Chip Comparison Based on OpenSPARC T2 Processor
2016 Causapruno, Giovanni; A., Audero; S., Tota; Graziano, Mariagrazia; RUO ROCH, Massimo
A reconfigurable array architecture for NML
2016 Causapruno, Giovanni; Garlando, Umberto; Cairo, Fabrizio; Zamboni, Maurizio; Graziano, Mariagrazia
Architectural Solutions for NanoMagnet Logic
2016 Causapruno, Giovanni
High speed VLSI architecture for finding the first W maximum/minimum values
2016 Xiao, G.; Ahmad, W.; Zaidi, S. A. A.; Roch, M. R.; Causapruno, G.
Reconfigurable Systolic Array: From Architecture to Physical Design for NML
2016 Causapruno, Giovanni; Riente, Fabrizio; Turvani, Giovanna; Vacca, Marco; RUO ROCH, Massimo; Zamboni, Maurizio; Graziano, Mariagrazia
Interleaving in Systolic-Arrays: a Throughput Breakthrough
2015 Causapruno, Giovanni; Vacca, Marco; Graziano, Mariagrazia; Zamboni, Maurizio
Logic-in-Memory architecture made real
2015 Pala, D.; Causapruno, Giovanni; Vacca, Marco; Riente, Fabrizio; Turvani, Giovanna; Graziano, Mariagrazia; Zamboni, Maurizio
Logic-In-Memory: A NanoMagnet Logic Implementation
2015 M., Cofano; Santoro, Giulia; Vacca, Marco; D., Pala; Causapruno, Giovanni; Cairo, Fabrizio; Riente, Fabrizio; Turvani, Giovanna; RUO ROCH, Massimo; Graziano, Mariagrazia; Zamboni, Maurizio
Protein Alignment Systolic Array Throughput Optimization
2015 Causapruno, Giovanni; Urgese, Gianvito; Vacca, Marco; Graziano, Mariagrazia; Zamboni, Maurizio
A standard cell approach for MagnetoElastic NML circuits
2014 D., Giri; Vacca, Marco; Causapruno, Giovanni; W., Rao; Graziano, Mariagrazia; Zamboni, Maurizio
NanoMagnet Logic: an Architectural Level Overview
2014 Vacca, Marco; Graziano, Mariagrazia; Wang, JUAN CHI; Cairo, Fabrizio; Causapruno, Giovanni; Urgese, Gianvito; Biroli, ANDREA DARIO GIANCARLO; Zamboni, Maurizio
Citazione | Data di pubblicazione | Autori | File |
---|---|---|---|
Exploiting the Logic-In-Memory paradigm for speeding-up data-intensive algorithms / Cofano, M.; Vacca, M.; Santoro, G.; Causapruno, G.; Turvani, G.; Graziano, M.. - In: INTEGRATION. - ISSN 0167-9260. - STAMPA. - 66:(2019), pp. 153-163. [10.1016/j.vlsi.2019.02.007] | 1-gen-2019 | Vacca M.Santoro G.Causapruno G.Turvani G.Graziano M. + | lim_main.pdf; 1-s2.0-S016792601830556X-main.pdf |
Parallel and Serial Computation in Nanomagnet Logic: An Overview / Giri, Davide; Causapruno, Giovanni; Riente, Fabrizio. - In: IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS. - ISSN 1063-8210. - 26:8(2018), pp. 1427-1437. [10.1109/TVLSI.2018.2821107] | 1-gen-2018 | Causapruno, GiovanniRiente, Fabrizio + | - |
A Framework for Network-On-Chip Comparison Based on OpenSPARC T2 Processor / Causapruno, Giovanni; A., Audero; S., Tota; Graziano, Mariagrazia; RUO ROCH, Massimo. - STAMPA. - 351:(2016), pp. 99-105. (Intervento presentato al convegno Applications in Electronics Pervading Industry, Environment and Society tenutosi a Roma nel May 2014) [10.1007/978-3-319-20227-3_13]. | 1-gen-2016 | CAUSAPRUNO, GIOVANNIGRAZIANO, MARIAGRAZIARUO ROCH, Massimo + | - |
A reconfigurable array architecture for NML / Causapruno, Giovanni; Garlando, Umberto; Cairo, Fabrizio; Zamboni, Maurizio; Graziano, Mariagrazia. - ELETTRONICO. - 2016-:(2016), pp. 99-104. (Intervento presentato al convegno 15th IEEE Computer Society Annual Symposium on VLSI, ISVLSI 2016 tenutosi a usa nel 2016) [10.1109/ISVLSI.2016.36]. | 1-gen-2016 | CAUSAPRUNO, GIOVANNIGARLANDO, UMBERTOCAIRO, FABRIZIOZAMBONI, MaurizioGRAZIANO, MARIAGRAZIA | - |
Architectural Solutions for NanoMagnet Logic / Causapruno, Giovanni. - (2016). [10.6092/polito/porto/2643285] | 1-gen-2016 | CAUSAPRUNO, GIOVANNI | TesiDotto.pdf |
High speed VLSI architecture for finding the first W maximum/minimum values / Xiao, G.; Ahmad, W.; Zaidi, S. A. A.; Roch, M. R.; Causapruno, G.. - ELETTRONICO. - 351:(2016), pp. 35-41. (Intervento presentato al convegno Conference on Applications in Electronics Pervading Industry, Environment and Society, APPLEPIES 2014 tenutosi a ita nel 2014) [10.1007/978-3-319-20227-3_5]. | 1-gen-2016 | Xiao G.Ahmad W.Roch M. R.Causapruno G. + | - |
Reconfigurable Systolic Array: From Architecture to Physical Design for NML / Causapruno, Giovanni; Riente, Fabrizio; Turvani, Giovanna; Vacca, Marco; RUO ROCH, Massimo; Zamboni, Maurizio; Graziano, Mariagrazia. - In: IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS. - ISSN 1063-8210. - ELETTRONICO. - 24:11(2016), pp. 3208-3217. [10.1109/TVLSI.2016.2547422] | 1-gen-2016 | CAUSAPRUNO, GIOVANNIRIENTE, FABRIZIOTURVANI, GIOVANNAVACCA, MARCORUO ROCH, MassimoZAMBONI, MaurizioGRAZIANO, MARIAGRAZIA | 07454779.pdf; tvlsi_RSA.pdf |
Interleaving in Systolic-Arrays: a Throughput Breakthrough / Causapruno, Giovanni; Vacca, Marco; Graziano, Mariagrazia; Zamboni, Maurizio. - In: IEEE TRANSACTIONS ON COMPUTERS. - ISSN 0018-9340. - STAMPA. - 64:7(2015), pp. 1940-1953. [10.1109/TC.2014.2346208] | 1-gen-2015 | CAUSAPRUNO, GIOVANNIVACCA, MARCOGRAZIANO, MARIAGRAZIAZAMBONI, Maurizio | TCOMPU-systolic.pdf |
Logic-in-Memory architecture made real / Pala, D.; Causapruno, Giovanni; Vacca, Marco; Riente, Fabrizio; Turvani, Giovanna; Graziano, Mariagrazia; Zamboni, Maurizio. - ELETTRONICO. - (2015), pp. 1542-1545. (Intervento presentato al convegno ISCAS tenutosi a Lisbon nel May 2015) [10.1109/ISCAS.2015.7168940]. | 1-gen-2015 | CAUSAPRUNO, GIOVANNIVACCA, MARCORIENTE, FABRIZIOTURVANI, GIOVANNAGRAZIANO, MARIAGRAZIAZAMBONI, Maurizio + | ISCAS2015-pre.pdf |
Logic-In-Memory: A NanoMagnet Logic Implementation / M., Cofano; Santoro, Giulia; Vacca, Marco; D., Pala; Causapruno, Giovanni; Cairo, Fabrizio; Riente, Fabrizio; Turvani, Giovanna; RUO ROCH, Massimo; Graziano, Mariagrazia; Zamboni, Maurizio. - ELETTRONICO. - (2015), pp. 286-291. (Intervento presentato al convegno ISVLSI tenutosi a Montpellier nel July 2015) [10.1109/ISVLSI.2015.121]. | 1-gen-2015 | SANTORO, GIULIAVACCA, MARCOCAUSAPRUNO, GIOVANNICAIRO, FABRIZIORIENTE, FABRIZIOTURVANI, GIOVANNARUO ROCH, MassimoGRAZIANO, MARIAGRAZIAZAMBONI, Maurizio + | ISVLSI2015-pre.pdf |
Protein Alignment Systolic Array Throughput Optimization / Causapruno, Giovanni; Urgese, Gianvito; Vacca, Marco; Graziano, Mariagrazia; Zamboni, Maurizio. - In: IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS. - ISSN 1063-8210. - STAMPA. - 23:1(2015), pp. 68-77. [10.1109/TVLSI.2014.2302015] | 1-gen-2015 | CAUSAPRUNO, GIOVANNIURGESE, GIANVITOVACCA, MARCOGRAZIANO, MARIAGRAZIAZAMBONI, Maurizio | TVLSI-protein-alignement.pdf; TVLSI-protein-alignement.pdf |
A standard cell approach for MagnetoElastic NML circuits / D., Giri; Vacca, Marco; Causapruno, Giovanni; W., Rao; Graziano, Mariagrazia; Zamboni, Maurizio. - STAMPA. - (2014), pp. 65-70. (Intervento presentato al convegno Nanoscale Architectures (NANOARCH), 2014 IEEE/ACM International Symposium on tenutosi a Paris nel 2014-July-8-10) [10.1109/NANOARCH.2014.6880491]. | 1-gen-2014 | VACCA, MARCOCAUSAPRUNO, GIOVANNIGRAZIANO, MARIAGRAZIAZAMBONI, Maurizio + | NANOARCH-magnetoelastic-giri.pdf |
NanoMagnet Logic: an Architectural Level Overview / Vacca, Marco; Graziano, Mariagrazia; Wang, JUAN CHI; Cairo, Fabrizio; Causapruno, Giovanni; Urgese, Gianvito; Biroli, ANDREA DARIO GIANCARLO; Zamboni, Maurizio (LECTURE NOTES IN COMPUTER SCIENCE). - In: Field Coupled NanocomputingSTAMPA. - Berlin : Springer, 2014. - ISBN 978-3-662-43722-3. - pp. 223-256 [10.1007/978-3-662-43722-3 10] | 1-gen-2014 | VACCA, MARCOGRAZIANO, MARIAGRAZIAWANG, JUAN CHICAIRO, FABRIZIOCAUSAPRUNO, GIOVANNIURGESE, GIANVITOBIROLI, ANDREA DARIO GIANCARLOZAMBONI, Maurizio | FCN-graziano-archi.pdf; FCN-archi.pdf |