GAMBARDELLA, GIULIO
GAMBARDELLA, GIULIO
Dipartimento di Automatica e Informatica
018487
Synetgy: Algorithm-hardware Co-design for ConvNet Accelerators on Embedded FPGAs
2019 Yang, Yifan; Huang, Qijing; Wu, Bichen; Zhang, Tianjun; Ma, Liang; Gambardella, Giulio; Blott, Michaela; Lavagno, Luciano; Vissers, Kees; Wawrzynek, John; Keutzer, Kurt
A cloud-based Cyber-Physical System for environmental monitoring
2014 Sanislav, T.; Mois, G.; Folea, S.; Miclea, L.; Gambardella, Giulio; Prinetto, Paolo Ernesto
A novel methodology to increase fault tolerance in autonomous FPGA-based systems
2014 DI CARLO, Stefano; Gambardella, Giulio; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal; Vallero, Alessandro
Dependable Dynamic Partial Reconfiguration with minimal area & time overheads on Xilinx FPGAS
2013 DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal
FEMIP: A high performance FPGA-based features extractor & matcher for space applications
2013 DI CARLO, Stefano; Gambardella, Giulio; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal; Lanza, L.
SAFE: a Self Adaptive Frame Enhancer FPGA-based IP-core for real-time space applications
2013 DI CARLO, Stefano; Gambardella, Giulio; Lanza, P.; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal
ZipStream: improving dependability in Dynamic Partial Reconfiguration
2013 DI CARLO, Stefano; Gambardella, Giulio; Huynh Bao, T.; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal
NBTI Mitigation by Dynamic Partial Reconfiguration
2012 DI CARLO, Stefano; Galfano, Salvatore; Gambardella, Giulio; Indaco, Marco; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal
A unifying formalism to support automated synthesis of SBSTs for embedded caches
2011 DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Rolfo, Daniele; Prinetto, Paolo Ernesto
An area-efficient 2-D convolution implementation on FPGA for space applications
2011 DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Rolfo, Daniele; Tiotto, Gabriele; Prinetto, Paolo Ernesto
MarciaTesta: An Automatic Generator of Test Programs for Microprocessors' Data Caches
2011 DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Rolfo, Daniele; Prinetto, Paolo Ernesto
Validation & Verification of an EDA automated synthesis tool
2011 DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Rolfo, Daniele; Prinetto, Paolo Ernesto
Citazione | Data di pubblicazione | Autori | File |
---|---|---|---|
Synetgy: Algorithm-hardware Co-design for ConvNet Accelerators on Embedded FPGAs / Yang, Yifan; Huang, Qijing; Wu, Bichen; Zhang, Tianjun; Ma, Liang; Gambardella, Giulio; Blott, Michaela; Lavagno, Luciano; Vissers, Kees; Wawrzynek, John; Keutzer, Kurt. - ELETTRONICO. - (2019), pp. 23-32. (Intervento presentato al convegno 27th ACM/SIGDA International Symposium on Field-Programmable Gate Arrays) [10.1145/3289602.3293902]. | 1-gen-2019 | Liang MaGiulio GambardellaLuciano Lavagno + | - |
A cloud-based Cyber-Physical System for environmental monitoring / Sanislav, T.; Mois, G.; Folea, S.; Miclea, L.; Gambardella, Giulio; Prinetto, Paolo Ernesto. - STAMPA. - (2014), pp. 6-9. (Intervento presentato al convegno 3rd Mediterranean Conference on Embedded Computing (MECO) tenutosi a Budva, ME nel 15-19 June 2014) [10.1109/MECO.2014.6862654]. | 1-gen-2014 | GAMBARDELLA, GIULIOPRINETTO, Paolo Ernesto + | 2014-MECO-CPS-AuthorVersion.pdf |
A novel methodology to increase fault tolerance in autonomous FPGA-based systems / DI CARLO, Stefano; Gambardella, Giulio; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal; Vallero, Alessandro. - STAMPA. - (2014), pp. 87-92. (Intervento presentato al convegno IEEE 20th International On-Line Testing Symposium (IOLTS) tenutosi a Platja d'Aro, Girona (ES) nel 7-9 July 2014) [10.1109/IOLTS.2014.6873677]. | 1-gen-2014 | DI CARLO, STEFANOGAMBARDELLA, GIULIOPRINETTO, Paolo ErnestoROLFO, DANIELETROTTA, PASCALVALLERO, ALESSANDRO | IOLTS.2014.DPR.pdf |
Dependable Dynamic Partial Reconfiguration with minimal area & time overheads on Xilinx FPGAS / DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal. - STAMPA. - (2013), pp. 1-4. (Intervento presentato al convegno 23rd International Conference on Field programmable Logic and Applications (FPL) tenutosi a Porto, PT nel 2-4 Sept., 2013) [10.1109/FPL.2013.6645549]. | 1-gen-2013 | DI CARLO, STEFANOGAMBARDELLA, GIULIOINDACO, MARCOPRINETTO, Paolo ErnestoROLFO, DANIELETROTTA, PASCAL | 2013-FPL-DPR-AuthorVersion.pdf |
FEMIP: A high performance FPGA-based features extractor & matcher for space applications / DI CARLO, Stefano; Gambardella, Giulio; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal; Lanza, L.. - STAMPA. - (2013), pp. 1-4. (Intervento presentato al convegno 23rd International Conference on Field programmable Logic and Applications (FPL) tenutosi a Porto, PT nel 2-4 Sept., 2013) [10.1109/FPL.2013.6645606]. | 1-gen-2013 | DI CARLO, STEFANOGAMBARDELLA, GIULIOPRINETTO, Paolo ErnestoROLFO, DANIELETROTTA, PASCAL + | 2013-FPL-FEMIP-AuthorVersion.pdf |
SAFE: a Self Adaptive Frame Enhancer FPGA-based IP-core for real-time space applications / DI CARLO, Stefano; Gambardella, Giulio; Lanza, P.; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal. - ELETTRONICO. - (2013), pp. 1-6. (Intervento presentato al convegno IEEE 8th International Design and Test Symposium (IDT) tenutosi a Marrakesh, MA nel 16-18 Dec. 2013) [10.1109/IDT.2013.6727127]. | 1-gen-2013 | DI CARLO, STEFANOGAMBARDELLA, GIULIOPRINETTO, Paolo ErnestoROLFO, DANIELETROTTA, PASCAL + | 2012-IDT-Safe-AuthorVersion.pdf |
ZipStream: improving dependability in Dynamic Partial Reconfiguration / DI CARLO, Stefano; Gambardella, Giulio; Huynh Bao, T.; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal. - ELETTRONICO. - (2013), pp. 1-6. (Intervento presentato al convegno IEEE 8th International Design and Test Symposium (IDT) tenutosi a Marrakesh, MA nel 16-18 Dec. 2013) [10.1109/IDT.2013.6727128]. | 1-gen-2013 | DI CARLO, STEFANOGAMBARDELLA, GIULIOPRINETTO, Paolo ErnestoROLFO, DANIELETROTTA, PASCAL + | 2012-IDT-ZIPSTREAM-AuthorVersion.pdf |
NBTI Mitigation by Dynamic Partial Reconfiguration / DI CARLO, Stefano; Galfano, Salvatore; Gambardella, Giulio; Indaco, Marco; Prinetto, Paolo Ernesto; Rolfo, Daniele; Trotta, Pascal. - STAMPA. - (2012), pp. 93-96. (Intervento presentato al convegno IEEE 13th Biennal Baltic Electronics Conference (BEC) tenutosi a Tallin, EE nel 03-05 Oct., 2012) [10.1109/BEC.2012.6376823]. | 1-gen-2012 | DI CARLO, STEFANOGALFANO, SALVATOREGAMBARDELLA, GIULIOINDACO, MARCOPRINETTO, Paolo ErnestoROLFO, DANIELETROTTA, PASCAL | 2012-BEC-NBTI_AuthorVersion.pdf |
A unifying formalism to support automated synthesis of SBSTs for embedded caches / DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Rolfo, Daniele; Prinetto, Paolo Ernesto. - STAMPA. - (2011), pp. 39-42. (Intervento presentato al convegno IEEE East-West Design & Test Symposium (EWDTS) tenutosi a Sebastopoli, UA nel 9-12 Sept. 2011) [10.1109/EWDTS.2011.6116421]. | 1-gen-2011 | DI CARLO, STEFANOGAMBARDELLA, GIULIOINDACO, MARCOROLFO, DANIELEPRINETTO, Paolo Ernesto | 2011-EWDTS-Cache-AuthorVersion.pdf |
An area-efficient 2-D convolution implementation on FPGA for space applications / DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Rolfo, Daniele; Tiotto, Gabriele; Prinetto, Paolo Ernesto. - STAMPA. - (2011), pp. 88-92. (Intervento presentato al convegno IEEE 6th International Design and Test Workshop (IDT) tenutosi a Beirut, LI nel 11-14 Dec. 2011) [10.1109/IDT.2011.6123108]. | 1-gen-2011 | DI CARLO, STEFANOGAMBARDELLA, GIULIOINDACO, MARCOROLFO, DANIELETIOTTO, GABRIELEPRINETTO, Paolo Ernesto | 2011-IDT-2dConvolution-AuthorVersion.pdf |
MarciaTesta: An Automatic Generator of Test Programs for Microprocessors' Data Caches / DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Rolfo, Daniele; Prinetto, Paolo Ernesto. - STAMPA. - (2011), pp. 401-406. (Intervento presentato al convegno IEEE 20th Asian Test Symposium (ATS) tenutosi a New Delhi, IN nel 20-23 Nov. 2011) [10.1109/ATS.2011.78]. | 1-gen-2011 | DI CARLO, STEFANOGAMBARDELLA, GIULIOINDACO, MARCOROLFO, DANIELEPRINETTO, Paolo Ernesto | 2011-ATS-Cache-AuthorVersion.pdf |
Validation & Verification of an EDA automated synthesis tool / DI CARLO, Stefano; Gambardella, Giulio; Indaco, Marco; Rolfo, Daniele; Prinetto, Paolo Ernesto. - STAMPA. - (2011), pp. 48-52. (Intervento presentato al convegno IEEE 6th International Design and Test Workshop (IDT) tenutosi a Beirut, LI nel 11-14 Dec. 2011) [10.1109/IDT.2011.6123100]. | 1-gen-2011 | DI CARLO, STEFANOGAMBARDELLA, GIULIOINDACO, MARCOROLFO, DANIELEPRINETTO, Paolo Ernesto | 2011-IDT-Cache-AuthorVersion.pdf |