BRIGNONE, GIOVANNI
BRIGNONE, GIOVANNI
Dipartimento di Elettronica e Telecomunicazioni
091553
Mostra
records
Risultati 1 - 2 di 2 (tempo di esecuzione: 0.006 secondi).
LESS: Low-Power Energy-Efficient Subgraph Isomorphism on FPGA
2024 Bosio, Roberto; Brignone, Giovanni; Minnella, Filippo; Jamal, MUHAMMAD USMAN; Lavagno, Luciano
A DSP shared is a DSP earned: HLS Task-Level Multi-Pumping for High-Performance Low-Resource Designs
2023 Brignone, Giovanni; Lazarescu, Mihai T.; Lavagno, Luciano
Citazione | Data di pubblicazione | Autori | File |
---|---|---|---|
LESS: Low-Power Energy-Efficient Subgraph Isomorphism on FPGA / Bosio, Roberto; Brignone, Giovanni; Minnella, Filippo; Jamal, MUHAMMAD USMAN; Lavagno, Luciano. - ELETTRONICO. - (2024), pp. 1-2. (Intervento presentato al convegno 2024 Design, Automation & Test in Europe Conference & Exhibition (DATE) tenutosi a Valencia (Spain) nel 25-27 March 2024). | 1-gen-2024 | Bosio RobertoBrignone GiovanniMinnella FilippoMuhammad Usman JamalLavagno Luciano | LESS_extended_abstract.pdf; Bosio-LESS.pdf |
A DSP shared is a DSP earned: HLS Task-Level Multi-Pumping for High-Performance Low-Resource Designs / Brignone, Giovanni; Lazarescu, Mihai T.; Lavagno, Luciano. - ELETTRONICO. - (2023), pp. 551-557. (Intervento presentato al convegno 2023 IEEE 41st International Conference on Computer Design (ICCD) tenutosi a Washington (USA) nel 06-08 November 2023) [10.1109/ICCD58817.2023.00089]. | 1-gen-2023 | Giovanni BrignoneMihai T. LazarescuLuciano Lavagno | paper.pdf; Brignone-A-DSP.pdf |