Case Study: Integrating RISC-V Zicfiss Shadow Stack Support for Control-Flow Integrity on the CVA6 Processor / Farnaghinejad, Behnam; Sanchez, Ernesto. - ELETTRONICO. - (2026), pp. 1-2. ( 27th IEEE Latin American Test Symposium (LATS 2026) Florianópolis (BRA) 17-20 March 2026) [10.1109/lats70329.2026.11480312].
Case Study: Integrating RISC-V Zicfiss Shadow Stack Support for Control-Flow Integrity on the CVA6 Processor
Farnaghinejad, Behnam;Sanchez, Ernesto
2026
File in questo prodotto:
| File | Dimensione | Formato | |
|---|---|---|---|
|
Case_Study_Integrating_RISC-V_Zicfiss_Shadow_Stack_Support_for_Control-Flow_Integrity_on_the_CVA6_Processor.pdf
accesso riservato
Tipologia:
2a Post-print versione editoriale / Version of Record
Licenza:
Non Pubblico - Accesso privato/ristretto
Dimensione
135.18 kB
Formato
Adobe PDF
|
135.18 kB | Adobe PDF | Visualizza/Apri Richiedi una copia |
|
Case_Study__LATS2026__Integrating_RISC_V_Zicfiss_Shadow_Stack_Support_for_Control_Flow_Integrity_on_the_CVA6_Processor.pdf
accesso aperto
Tipologia:
2. Post-print / Author's Accepted Manuscript
Licenza:
Pubblico - Tutti i diritti riservati
Dimensione
89.06 kB
Formato
Adobe PDF
|
89.06 kB | Adobe PDF | Visualizza/Apri |
Pubblicazioni consigliate
I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.
Utilizza questo identificativo per citare o creare un link a questo documento:
https://hdl.handle.net/11583/3010131
