Low latency digit-recurrence reciprocal and square-root reciprocal algorithm and architecture / Antelo, E; Lang, T; Montuschi, Paolo; Nannarelli, A.. - (2005), pp. 147-154. (Intervento presentato al convegno 17th IEEE Symposium on Computer Arithmetic, 2005. ARITH-17 tenutosi a Cape Cod nel 27-29 June 2005).
Low latency digit-recurrence reciprocal and square-root reciprocal algorithm and architecture
MONTUSCHI, PAOLO;
2005
File in questo prodotto:
Non ci sono file associati a questo prodotto.
Pubblicazioni consigliate
I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.
Utilizza questo identificativo per citare o creare un link a questo documento:
https://hdl.handle.net/11583/1414332
Attenzione
Attenzione! I dati visualizzati non sono stati sottoposti a validazione da parte dell'ateneo