Sfoglia per Autore
A Parallel Inference Machine for Automotive Applications
1990 P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio
A Microprogrammable Parallel Architecture for DSP
1991 G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
PROCEDIMENTO PER L'INSTRADAMENTO DI PACCHETTI DA UN NODO DI UNA RETE DI COMUNICAZIONE A COMMUTAZIONE DI PACCHETTO, NODO DI RETE E RETE A COMMUTAZIONE DI PACCHETTO PER L'ATTUAZIONE DI TALE PROCEDIMENTO.
1991 D'Orio, Carlo; Zamboni, Maurizio; Albertengo, Guido; Borgonovo, Flaminio; Panizzardi, Giuseppe; PICCININI GIAN, Luca; RUO ROCH, Massimo; CIVERA PIER, Luigi; Fratta, Luigi; LO CIGNO, RENATO ANTONIO; Masera, Guido
Executing Structured Logic Programs on a Dedicated VLSI Coprocessor
1991 P., Civera; E., Lamma; P., Mello; A., Natali; G., Piccinini; Zamboni, Maurizio
PANDORA: A Microprogrammable Node for DSP Oriented Architectures
1991 G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
Performance evaluation of a VLSI associative unifier in a WAM based environment
1991 P. L., Civera; Masera, Guido; G. L., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
ASCAM: An Expert System for Automatic Silicon Compilation of Abstract Machine
1991 P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
WIS codification for prolog programs execution
1992 Civera, Pierluigi; Ortelli, S.; Pagni, A.; Piccinelli, P.; Piccinini, G. L.; Poluzzi, R.; RUO ROCH, Massimo; Zamboni, Maurizio
Sintesi Automatica di circuiti integrati a larga scala
1992 P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
Algorithms for operation scheduling in VLSI circuit design
1993 P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio
PROXIMA: PROlog eXecution MAchine
1993 L., Baldi; P., Civera; A., Iurlaro; Masera, Guido; A., Pagni; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio
Operation scheduling in VLSI circuit design
1994 Civera, P.; Masera, G.; Piccinini, G.; Zamboni, M.
VLSI Prolog Processor, Design and Methodology
1994 P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio
An extended WAM based architecture for OR-parallel Prolog execution
1994 Demarchi, Danilo; Piccinini, G.; Zamboni, Maurizio
Technology for ATM Multigigabit/s Switches
1994 Merayo, L. A.; Plaza, P.; Chas, P. L.; Piccinini, G.; Zamboni, Maurizio; Barbini, M.
Minimization of the control store width in digital systems
1994 Masera, Guido; G., Piccinini; Zamboni, Maurizio
Minimisation of control store width in digital systems
1994 Masera, Guido; G., Piccinini; Zamboni, Maurizio
Input and Output Processor for an ATM High Speed Switch (2.5 Gb/s): the CMC
1995 P., Plaza; J. C., Diaz; F., Calvo; L., Merayo; Zamboni, Maurizio; P., Scarfone; M., Barbini
Design and Validation with HDL Verilog of a Complex Input/Output Processor for an ATM Switch: the CMC
1995 J. C., Diaz; P., Plaza; L., Merayo; P., Scarfone; Zamboni, Maurizio
Design of a Family ofMultiprocessor Systems
1995 Civera, P.; Conte, G.; Del Corso, D.; Gregoretti, F.; Maddaleno, F.; Pasero, EROS GIAN ALESSANDRO; Zamboni, Maurizio
Citazione | Data di pubblicazione | Autori | File |
---|---|---|---|
A Parallel Inference Machine for Automotive Applications / P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio. - (1990), pp. 221-230. (Intervento presentato al convegno 3rd PROMETHEUS Workshop tenutosi a Torino, Italy nel Aprile 1990). | 1-gen-1990 | MASERA, GuidoZAMBONI, Maurizio + | - |
A Microprogrammable Parallel Architecture for DSP / G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991). (Intervento presentato al convegno IEEE International Conference on Circuits and Systems-CHINA 91 tenutosi a Shenzhen, China nel 16-17 Giugno 199). | 1-gen-1991 | RUO ROCH, MassimoZAMBONI, Maurizio + | - |
PROCEDIMENTO PER L'INSTRADAMENTO DI PACCHETTI DA UN NODO DI UNA RETE DI COMUNICAZIONE A COMMUTAZIONE DI PACCHETTO, NODO DI RETE E RETE A COMMUTAZIONE DI PACCHETTO PER L'ATTUAZIONE DI TALE PROCEDIMENTO / D'Orio, Carlo; Zamboni, Maurizio; Albertengo, Guido; Borgonovo, Flaminio; Panizzardi, Giuseppe; PICCININI GIAN, Luca; RUO ROCH, Massimo; CIVERA PIER, Luigi; Fratta, Luigi; LO CIGNO, RENATO ANTONIO; Masera, Guido. - (1991). | 1-gen-1991 | ZAMBONI MAURIZIOALBERTENGO GUIDOBORGONOVO FLAMINIORUO ROCH MASSIMOFRATTA LUIGILO CIGNO RENATOMASERA GUIDO + | - |
Executing Structured Logic Programs on a Dedicated VLSI Coprocessor / P., Civera; E., Lamma; P., Mello; A., Natali; G., Piccinini; Zamboni, Maurizio. - (1991). (Intervento presentato al convegno IEEE-COMPEURO 1991 tenutosi a Bologna, Italy nel 6-10 Maggio 1991). | 1-gen-1991 | ZAMBONI, Maurizio + | - |
PANDORA: A Microprogrammable Node for DSP Oriented Architectures / G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991). (Intervento presentato al convegno IEEE-COMPEURO 1991 tenutosi a Bologna, Italy nel 6-10 Maggio 1991). | 1-gen-1991 | RUO ROCH, MassimoZAMBONI, Maurizio + | - |
Performance evaluation of a VLSI associative unifier in a WAM based environment / P. L., Civera; Masera, Guido; G. L., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991), pp. 121-132. (Intervento presentato al convegno International Workshop on VLSI for Artificial Intelligence and Neural Networks tenutosi a Oxford (GBR) nel September 5-7, 1990) [10.1007/978-1-4615-3752-6_12]. | 1-gen-1991 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
ASCAM: An Expert System for Automatic Silicon Compilation of Abstract Machine / P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991). (Intervento presentato al convegno IEEE International Conference on Circuits and Systems-CHINA 91 tenutosi a Shenzhen, China nel 16-17 Giugno 1991). | 1-gen-1991 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
WIS codification for prolog programs execution / Civera, Pierluigi; Ortelli, S.; Pagni, A.; Piccinelli, P.; Piccinini, G. L.; Poluzzi, R.; RUO ROCH, Massimo; Zamboni, Maurizio. - (1992). | 1-gen-1992 | CIVERA, PIERLUIGIRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Sintesi Automatica di circuiti integrati a larga scala / P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1992), pp. 123-130. (Intervento presentato al convegno I.CO.GRAPHICS 1992 tenutosi a Milano nel 4-7 Febbraio 1992). | 1-gen-1992 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Algorithms for operation scheduling in VLSI circuit design / P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio. - In: IEE PROCEEDINGS. PART G. CIRCUITS, DEVICES AND SYSTEMS. - ISSN 0956-3768. - 140:5(1993), pp. 339-346. | 1-gen-1993 | MASERA, GuidoZAMBONI, Maurizio + | - |
PROXIMA: PROlog eXecution MAchine / L., Baldi; P., Civera; A., Iurlaro; Masera, Guido; A., Pagni; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio. - In: IEEE JOURNAL OF SOLID-STATE CIRCUITS. - ISSN 0018-9200. - 28:3(1993), pp. 362-370. [10.1109/4.210004] | 1-gen-1993 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Operation scheduling in VLSI circuit design / Civera, P.; Masera, G.; Piccinini, G.; Zamboni, M.. - STAMPA. - (1994), pp. 1-5. (Intervento presentato al convegno Electronics Division Colloquium on Synthesis and Optimisation of Logic Systems tenutosi a London, UK, nel 1994). | 1-gen-1994 | Civera P.Masera G.Piccinini G.Zamboni M. | Masera-Operation.pdf |
VLSI Prolog Processor, Design and Methodology / P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio. - (1994), pp. 1-254. | 1-gen-1994 | MASERA, GuidoZAMBONI, Maurizio + | - |
An extended WAM based architecture for OR-parallel Prolog execution / Demarchi, Danilo; Piccinini, G.; Zamboni, Maurizio. - (1994), pp. 297-306. (Intervento presentato al convegno International Workshop on Artificial Intelligence and Neural Networks tenutosi a Oxford (GBR) nel September 2-4, 1992). | 1-gen-1994 | DEMARCHI, DANILOZAMBONI, Maurizio + | - |
Technology for ATM Multigigabit/s Switches / Merayo, L. A.; Plaza, P.; Chas, P. L.; Piccinini, G.; Zamboni, Maurizio; Barbini, M.. - (1994). (Intervento presentato al convegno Global Telecommunication Conference (GLOBECOM) nel November 1994). | 1-gen-1994 | ZAMBONI, Maurizio + | - |
Minimization of the control store width in digital systems / Masera, Guido; G., Piccinini; Zamboni, Maurizio. - In: IEE PROCEEDINGS. COMPUTERS AND DIGITAL TECHNIQUES. - ISSN 1350-2387. - 141:(1994). | 1-gen-1994 | MASERA, GuidoZAMBONI, Maurizio + | - |
Minimisation of control store width in digital systems / Masera, Guido; G., Piccinini; Zamboni, Maurizio. - In: IEE PROCEEDINGS. COMPUTERS AND DIGITAL TECHNIQUES. - ISSN 1350-2387. - (1994). | 1-gen-1994 | MASERA, GuidoZAMBONI, Maurizio + | - |
Input and Output Processor for an ATM High Speed Switch (2.5 Gb/s): the CMC / P., Plaza; J. C., Diaz; F., Calvo; L., Merayo; Zamboni, Maurizio; P., Scarfone; M., Barbini. - (1995), pp. 162-166. (Intervento presentato al convegno 1995 IEEE European Design and Test Conference tenutosi a Paris (France) nel 6-9 Marzo 1995). | 1-gen-1995 | ZAMBONI, Maurizio + | - |
Design and Validation with HDL Verilog of a Complex Input/Output Processor for an ATM Switch: the CMC / J. C., Diaz; P., Plaza; L., Merayo; P., Scarfone; Zamboni, Maurizio. - (1995). (Intervento presentato al convegno 1995 Int. Verilog HDL Conference tenutosi a Santa Clara, California nel 27-29 Marzo 1995). | 1-gen-1995 | ZAMBONI, Maurizio + | - |
Design of a Family ofMultiprocessor Systems / Civera, P.; Conte, G.; Del Corso, D.; Gregoretti, F.; Maddaleno, F.; Pasero, EROS GIAN ALESSANDRO; Zamboni, Maurizio - In: IEEE Computer Society Press / J. Zalewski. - [s.l], 1995. - pp. 121-130 | 1-gen-1995 | F. GregorettiPASERO, EROS GIAN ALESSANDROZAMBONI, Maurizio + | - |
Legenda icone
- file ad accesso aperto
- file disponibili sulla rete interna
- file disponibili agli utenti autorizzati
- file disponibili solo agli amministratori
- file sotto embargo
- nessun file disponibile