A Compact, Low Jitter, CMOS 65 nm 4.8-6 GHz Phase-Locked Loop for Applications in HEP Experiments Front-End Electronics / Mazza, Giovanni; Panati, Serena. - In: IEEE TRANSACTIONS ON NUCLEAR SCIENCE. - ISSN 1558-1578. - (2018). [10.1109/TNS.2018.2826141]
Titolo: | A Compact, Low Jitter, CMOS 65 nm 4.8-6 GHz Phase-Locked Loop for Applications in HEP Experiments Front-End Electronics | |
Autori: | ||
Data di pubblicazione: | 2018 | |
Rivista: | ||
Digital Object Identifier (DOI): | http://dx.doi.org/10.1109/TNS.2018.2826141 | |
Appare nelle tipologie: | 1.1 Articolo in rivista |
File in questo prodotto:
File | Descrizione | Tipologia | Licenza | |
---|---|---|---|---|
PLL_paper_GMazza_SPanati.pdf | 1. Preprint / submitted version [pre- review] | Non Pubblico - Accesso privato/ristretto | Administrator Richiedi una copia |
Utilizza questo identificativo per citare o creare un link a questo documento:
http://hdl.handle.net/11583/2705535
I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.