PASINI, PAOLO

PASINI, PAOLO  

Dipartimento di Elettronica e Telecomunicazioni  

030948  

Mostra records
Risultati 1 - 20 di 24 (tempo di esecuzione: 0.038 secondi).
Citazione Data di pubblicazione Autori File
Interpolation with guided refinement: revisiting incrementality in SAT-based unbounded model checking / Cabodi, G.; Camurati, P. E.; Palena, M.; Pasini, P.. - In: FORMAL METHODS IN SYSTEM DESIGN. - ISSN 0925-9856. - (2022), pp. 1-30. [10.1007/s10703-022-00406-7] 1-gen-2022 Cabodi, G.Camurati, P. E.Palena, M.Pasini, P. s10703-022-00406-7.pdf10703_2022_406_postprint.pdf
Optimizing Binary Decision Diagrams for Interpretable Machine Learning Classification / Cabodi, Gianpiero; Camurati, Paolo; Palena, Marco; Pasini, Paolo. - STAMPA. - (2021), pp. 1122-1125. (Intervento presentato al convegno Design Automation and Test in Europe (DATE) nel 01-05 February 2021) [10.23919/DATE51398.2021.9474083]. 1-gen-2021 Cabodi,GianpieroCamurati,PaoloPalena,MarcoPasini,Paolo Optimizing_Binary_Decision_Diagrams_for_Interpretable_Machine_Learning_Classification.pdfOptimizing_Binary_Decision_Diagrams_for_Interpretable_Machine_Learning_Classification.pdf
Schema-Based Instruction with Enumerative Combinatorics and Recursion to Develop Computer Engineering Students' Problem-Solving Skills / Cabodi, G; Camurati, P; Pasini, P; Patti, D; Vendraminetto, D. - In: INTERNATIONAL JOURNAL OF ENGINEERING EDUCATION. - ISSN 0949-149X. - 36:5(2020), pp. 1505-1528. 1-gen-2020 Cabodi, GCamurati, PPasini, PPatti, DVendraminetto, D ijee2020_SchemaBased.pdf
Logic Synthesis for Interpolant Circuit Compaction / Cabodi, G.; Camurati, P. E.; Palena, M.; Pasini, P.; Vendraminetto, D.. - In: IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS. - ISSN 0278-0070. - STAMPA. - 38:2(2019), pp. 380-384. [10.1109/TCAD.2018.2808229] 1-gen-2019 Cabodi, G.Camurati, P. E.Palena, M.Pasini, P.Vendraminetto, D. 08299440.pdf
Reducing interpolant circuit size through SAT-based weakening / Cabodi, G.; Camurati, P. E.; Palena, M.; Pasini, P.; Vendraminetto, D.. - In: IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS. - ISSN 0278-0070. - ELETTRONICO. - (2019). [10.1109/TCAD.2019.2915317] 1-gen-2019 Cabodi, G.Camurati, P. E.Palena, M.Pasini, P.Vendraminetto, D. -
Algoritmi e programmazione in pratica. Da specifiche a codice C / Pasini, Paolo; Patti, Denis; Vendraminetto, Danilo; Cabodi, Gianpiero; Camurati, Paolo Enrico. - STAMPA. - (2018). 1-gen-2018 paolo pasinidenis pattidanilo vendraminettogianpiero cabodipaolo camurati -
Test of Reconfigurable Modules in Scan Networks / Cantoro, Riccardo; Ghani Zadegan, Farrokh; Palena, Marco; Pasini, Paolo; Larsson, Erik; Sonza Reorda, Matteo. - In: IEEE TRANSACTIONS ON COMPUTERS. - ISSN 0018-9340. - STAMPA. - (2018), pp. 1-1. [10.1109/TC.2018.2834915] 1-gen-2018 Cantoro, RiccardoPalena, MarcoPasini, PaoloSonza Reorda, Matteo + 08357895.pdf08357895.pdf
To Split or to Group: From Divide-and-Conquer to Sub-Task Sharing for Verifying Multiple Properties in Model Checking / Cabodi, Gianpiero; Camurati, Paolo Enrico; Loiacono, Carmelo; Palena, Marco; Pasini, Paolo; Patti, Denis; Quer, Stefano. - In: INTERNATIONAL JOURNAL ON SOFTWARE TOOLS FOR TECHNOLOGY TRANSFER. - ISSN 1433-2779. - 20:(2018), pp. 313-325. [10.1007/s10009-017-0451-8] 1-gen-2018 CABODI, GianpieroCAMURATI, Paolo EnricoLOIACONO, CARMELOPALENA, MARCOPASINI, PAOLOPATTI, DENISQUER, Stefano Cabodi2018_Article_ToSplitOrToGroupFromDivide-and.pdf
Improving bit-level model checking algorithms for scalability through circuit-based reasoning / Pasini, Paolo. - (2017). 1-gen-2017 PASINI, PAOLO -
Interpolation-based learning as a mean to speed-up Bounded Model Checking / Cabodi, Gianpiero; Camurati, Paolo Enrico; Palena, Marco; Pasini, Paolo; Vendraminetto, Danilo. - ELETTRONICO. - (2017). (Intervento presentato al convegno 15th International Conference on Software Engineering and Formal Methods tenutosi a Trento (Italy) nel September 4-8, 2017). 1-gen-2017 CABODI, GianpieroCAMURATI, Paolo EnricoPALENA, MARCOPASINI, PAOLOVENDRAMINETTO, DANILO -
SAT solver management strategies in IC3: an experimental approach / Palena, Marco; Pasini, Paolo; Cabodi, Gianpiero; Camurati, Paolo Enrico; Mishchenko, Alan. - In: FORMAL METHODS IN SYSTEM DESIGN. - ISSN 0925-9856. - STAMPA. - 50:1(2017), pp. 39-74. [10.1007/s10703-017-0272-0] 1-gen-2017 PALENA, MARCOPASINI, PAOLOCABODI, GianpieroCAMURATI, Paolo Enrico + Cabodi2017_Article_SATSolverManagementStrategiesI.pdf
A 7/2-approximation algorithm for the Maximum Duo-Preservation String Mapping Problem / Boria, Nicolas; Cabodi, Gianpiero; Camurati, Paolo Enrico; Palena, Marco; Pasini, Paolo; Quer, Stefano. - ELETTRONICO. - (2016). (Intervento presentato al convegno 27th Annual Symposium on Combinatorial Pattern Matching tenutosi a Tel Aviv, Israel nel June 27 - 29, 2016). 1-gen-2016 BORIA, NICOLASCABODI, GianpieroCAMURATI, Paolo EnricoPALENA, MARCOPASINI, PAOLOQUER, Stefano -
Dal problema al programma. Introduzione al problem-solving in linguaggio C / Camurati, Paolo Enrico; Pasini, Paolo; Cabodi, Gianpiero; Patti, Denis; Vendraminetto, Danilo. - STAMPA. - (2016). 1-gen-2016 CAMURATI, Paolo EnricoPASINI, PAOLOCABODI, GianpieroPATTI, DENISVENDRAMINETTO, DANILO -
Hardware Model Checking Competition 2014: An Analysis and Comparison of Model Checkers and Benchmarks / Cabodi, Gianpiero; Loiacono, Carmelo; Palena, Marco; Pasini, Paolo; Quer, Stefano; Patti, Denis; Vendraminetto, Danilo; Biere, A.; Helianko, K.. - In: JOURNAL ON SATISFIABILITY, BOOLEAN MODELING AND COMPUTATION. - ISSN 1574-0617. - ELETTRONICO. - 9:(2016), pp. 135-172. 1-gen-2016 CABODI, GianpieroLOIACONO, CARMELOPALENA, MARCOPASINI, PAOLOQUER, StefanoPATTI, DENISVENDRAMINETTO, DANILO + -
Puntatori e strutture dati dinamiche. Allocazione della memoria e modularità in linguaggio C / Camurati, Paolo Enrico; Pasini, Paolo; Cabodi, Gianpiero; Patti, Denis; Vendraminetto, Danilo. - STAMPA. - (2016). 1-gen-2016 CAMURATI, Paolo EnricoPASINI, PAOLOCABODI, GianpieroPATTI, DENISVENDRAMINETTO, DANILO -
Reducing Interpolant Circuit Size by Ad Hoc Logic Synthesis and SAT-Based Weakening / Cabodi, Gianpiero; Camurati, Paolo Enrico; Palena, Marco; Pasini, Paolo; Vendraminetto, Danilo. - ELETTRONICO. - (2016), pp. 25-32. (Intervento presentato al convegno Formal Methods in Computer-Aided Design tenutosi a Mountain View, California, USA nel October 3 - 6, 2016) [10.1109/FMCAD.2016.7886657]. 1-gen-2016 CABODI, GianpieroCAMURATI, Paolo EnricoPALENA, MARCOPASINI, PAOLOVENDRAMINETTO, DANILO fmcad2016A4.pdf07886657.pdf
Test Time Minimization in Reconfigurable Scan Networks / Cantoro, Riccardo; Palena, Marco; Pasini, Paolo; SONZA REORDA, Matteo. - STAMPA. - (2016). (Intervento presentato al convegno 2016 IEEE 25th Asian Test Symposium (ATS) tenutosi a Hiroshima (JP) nel November 21-24, 2016) [10.1109/ATS.2016.58]. 1-gen-2016 CANTORO, RICCARDOPALENA, MARCOPASINI, PAOLOSONZA REORDA, Matteo PID4437261_pdfexpress.pdfPUBLISHED_07796093.pdf
Ricorsione e problem-solving: strategie algoritmiche in linguaggio C / Cabodi, Gianpiero; Camurati, Paolo Enrico; Pasini, Paolo; Patti, Denis; Vendraminetto, Danilo. - STAMPA. - (2015), pp. 1-205. 1-gen-2015 CABODI, GianpieroCAMURATI, Paolo EnricoPASINI, PAOLOPATTI, DENISVENDRAMINETTO, DANILO -
Dal problema al programma: introduzione al problem-solving in linguaggio C / Cabodi, Gianpiero; Camurati, Paolo Enrico; Pasini, Paolo; Patti, Denis; Vendraminetto, Danilo. - STAMPA. - (2014), pp. 1-229. 1-gen-2014 CABODI, GianpieroCAMURATI, Paolo EnricoPASINI, PAOLOPATTI, DENISVENDRAMINETTO, DANILO -
Interpolation with Guided Refinement: revisiting incrementality in SAT-based Unbounded Model Checking / Cabodi, Gianpiero; Palena, Marco; Pasini, Paolo. - ELETTRONICO. - Formal Methods in Computer-Aided Design (FMCAD), 2014:(2014), pp. 43-50. (Intervento presentato al convegno Formal Methods in Computer-Aided Design (FMCAD 2014) tenutosi a Lausanne, Switzerland nel 21-24 Oct. 2014) [10.1109/FMCAD.2014.6987594]. 1-gen-2014 CABODI, GianpieroPALENA, MARCOPASINI, PAOLO -