RUO ROCH, Massimo
RUO ROCH, Massimo
Dipartimento di Elettronica e Telecomunicazioni
M. Roch; M. R. Ruo; M. Ruo Roch; M. R. Roch; Massimo Ruo-Roch; Roch, M. R.; Roch, M. Ruo; Massimo Ruo Roch; Roch, Massimo Ruo; Ruo Roch, M.
002038
Silicon Compilation Approach for a VLSI Prolog Code Preprocessor Design
1990 P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
PROXIMA: An Integrated Prolog Machine
1990 P., Civera; Masera, Guido; S., Ortelli; P., Piccinelli; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio
PROCEDIMENTO PER L'INSTRADAMENTO DI PACCHETTI DA UN NODO DI UNA RETE DI COMUNICAZIONE A COMMUTAZIONE DI PACCHETTO, NODO DI RETE E RETE A COMMUTAZIONE DI PACCHETTO PER L'ATTUAZIONE DI TALE PROCEDIMENTO.
1991 D'Orio, Carlo; Zamboni, Maurizio; Albertengo, Guido; Borgonovo, Flaminio; Panizzardi, Giuseppe; PICCININI GIAN, Luca; RUO ROCH, Massimo; CIVERA PIER, Luigi; Fratta, Luigi; LO CIGNO, RENATO ANTONIO; Masera, Guido
ASCAM: An Expert System for Automatic Silicon Compilation of Abstract Machine
1991 P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
A Microprogrammable Parallel Architecture for DSP
1991 G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
Performance evaluation of a VLSI associative unifier in a WAM based environment
1991 P. L., Civera; Masera, Guido; G. L., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
PANDORA: A Microprogrammable Node for DSP Oriented Architectures
1991 G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
WIS codification for prolog programs execution
1992 Civera, Pierluigi; Ortelli, S.; Pagni, A.; Piccinelli, P.; Piccinini, G. L.; Poluzzi, R.; RUO ROCH, Massimo; Zamboni, Maurizio
Sintesi Automatica di circuiti integrati a larga scala
1992 P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
Proxima: Prolog Execution Machine
1992 Angela, Iurlaro; Masera, Guido; Andrea, Pagni; Gianluca, Piccinini; RUO ROCH, Massimo
PROXIMA: PROlog eXecution MAchine
1993 L., Baldi; P., Civera; A., Iurlaro; Masera, Guido; A., Pagni; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio
A Prolog VLSI System for Real Time Applications
1994 P., Civera; Masera, Guido; RUO ROCH, Massimo
VLSI architectures for iterative decoding of concatenated codes with interleavers
1997 Masera, Guido; Montorsi, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
A CAD tool for noise tolerance analysis of CMOS digital circuits
1998 Graziano, Mariagrazia; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
Charge Injection E/D Mesfet Structures for High Speed and Low Power Applications
1998 Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
A High Speed Bit-serial 2d-DWT VLSI processor
1998 A., Brizio; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
ISIS: a CAD tool for high speed VLSI design
1998 Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
Noise-tolerance analysis for high speed CMOS circuits
1998 Graziano, Mariagrazia; Masera, Guido; Piccinini, Gianluca; RUO ROCH, Massimo; Zamboni, Maurizio
A 500 MHz 2d-DWT VLSI Processor
1998 A., Brizio; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
A quantitative approach to the design of an optimized hardware interpreter for JAVA byte code
1999 Masera, Guido; Piccinini, G.; RUO ROCH, Massimo; Zamboni, Maurizio
Citazione | Data di pubblicazione | Autori | File |
---|---|---|---|
Silicon Compilation Approach for a VLSI Prolog Code Preprocessor Design / P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1990). (Intervento presentato al convegno 8th Int. Symposium on Applied Informatics IASTED-90 tenutosi a Innsbruck, Austria nel 19-21 Febbraio 1990). | 1-gen-1990 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
PROXIMA: An Integrated Prolog Machine / P., Civera; Masera, Guido; S., Ortelli; P., Piccinelli; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio. - (1990). (Intervento presentato al convegno 16th European Solid-State Circuits Conference ESSCIRC-90 tenutosi a Grenoble, France nel 19-21 Setembre 1990). | 1-gen-1990 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
PROCEDIMENTO PER L'INSTRADAMENTO DI PACCHETTI DA UN NODO DI UNA RETE DI COMUNICAZIONE A COMMUTAZIONE DI PACCHETTO, NODO DI RETE E RETE A COMMUTAZIONE DI PACCHETTO PER L'ATTUAZIONE DI TALE PROCEDIMENTO / D'Orio, Carlo; Zamboni, Maurizio; Albertengo, Guido; Borgonovo, Flaminio; Panizzardi, Giuseppe; PICCININI GIAN, Luca; RUO ROCH, Massimo; CIVERA PIER, Luigi; Fratta, Luigi; LO CIGNO, RENATO ANTONIO; Masera, Guido. - (1991). | 1-gen-1991 | ZAMBONI MAURIZIOALBERTENGO GUIDOBORGONOVO FLAMINIORUO ROCH MASSIMOFRATTA LUIGILO CIGNO RENATOMASERA GUIDO + | - |
ASCAM: An Expert System for Automatic Silicon Compilation of Abstract Machine / P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991). (Intervento presentato al convegno IEEE International Conference on Circuits and Systems-CHINA 91 tenutosi a Shenzhen, China nel 16-17 Giugno 1991). | 1-gen-1991 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
A Microprogrammable Parallel Architecture for DSP / G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991). (Intervento presentato al convegno IEEE International Conference on Circuits and Systems-CHINA 91 tenutosi a Shenzhen, China nel 16-17 Giugno 199). | 1-gen-1991 | RUO ROCH, MassimoZAMBONI, Maurizio + | - |
Performance evaluation of a VLSI associative unifier in a WAM based environment / P. L., Civera; Masera, Guido; G. L., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991), pp. 121-132. (Intervento presentato al convegno International Workshop on VLSI for Artificial Intelligence and Neural Networks tenutosi a Oxford (GBR) nel September 5-7, 1990) [10.1007/978-1-4615-3752-6_12]. | 1-gen-1991 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
PANDORA: A Microprogrammable Node for DSP Oriented Architectures / G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991). (Intervento presentato al convegno IEEE-COMPEURO 1991 tenutosi a Bologna, Italy nel 6-10 Maggio 1991). | 1-gen-1991 | RUO ROCH, MassimoZAMBONI, Maurizio + | - |
WIS codification for prolog programs execution / Civera, Pierluigi; Ortelli, S.; Pagni, A.; Piccinelli, P.; Piccinini, G. L.; Poluzzi, R.; RUO ROCH, Massimo; Zamboni, Maurizio. - (1992). | 1-gen-1992 | CIVERA, PIERLUIGIRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Sintesi Automatica di circuiti integrati a larga scala / P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1992), pp. 123-130. (Intervento presentato al convegno I.CO.GRAPHICS 1992 tenutosi a Milano nel 4-7 Febbraio 1992). | 1-gen-1992 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Proxima: Prolog Execution Machine / Angela, Iurlaro; Masera, Guido; Andrea, Pagni; Gianluca, Piccinini; RUO ROCH, Massimo. - STAMPA. - (1992), pp. 1-4. (Intervento presentato al convegno Custom Integrated Circuits Conference, 1992) [10.1109/CICC.1992.591876]. | 1-gen-1992 | MASERA, GuidoRUO ROCH, Massimo + | - |
PROXIMA: PROlog eXecution MAchine / L., Baldi; P., Civera; A., Iurlaro; Masera, Guido; A., Pagni; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio. - In: IEEE JOURNAL OF SOLID-STATE CIRCUITS. - ISSN 0018-9200. - 28:3(1993), pp. 362-370. [10.1109/4.210004] | 1-gen-1993 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
A Prolog VLSI System for Real Time Applications / P., Civera; Masera, Guido; RUO ROCH, Massimo - In: VLSI for Neural Networks andArtificial Intelligence / J.G. DELGADO-FRIAS AND W.R. MOORE. - NEW YORK : Plenum Press, 1994. - ISBN 9780306447228. - pp. 285-296 | 1-gen-1994 | MASERA, GuidoRUO ROCH, Massimo + | - |
VLSI architectures for iterative decoding of concatenated codes with interleavers / Masera, Guido; Montorsi, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1997), pp. 408-413. (Intervento presentato al convegno 4TH EUROPEAN CONFERENCE ON SATELLITE COMMUNICATIONS). | 1-gen-1997 | MASERA, GuidoMONTORSI, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
A CAD tool for noise tolerance analysis of CMOS digital circuits / Graziano, Mariagrazia; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - In: ALTA FREQUENZA - RIVISTA DI ELETTRONICA. - ISSN 1120-1908. - 10:6(1998), pp. 53-56. | 1-gen-1998 | GRAZIANO, MARIAGRAZIAMASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Charge Injection E/D Mesfet Structures for High Speed and Low Power Applications / Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1998). (Intervento presentato al convegno GAAS98 tenutosi a Amsterdam, Olanda nel Settembre 1998). | 1-gen-1998 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
A High Speed Bit-serial 2d-DWT VLSI processor / A., Brizio; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1998). (Intervento presentato al convegno IEEE CESA'98 tenutosi a Hammamet (Tunisia) nel 1-4 Aprile 1998). | 1-gen-1998 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
ISIS: a CAD tool for high speed VLSI design / Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1998), pp. 63-66. (Intervento presentato al convegno IASTED CSA'98 tenutosi a Irbid (giordania) nel 30 marzo -2 Aprile 1998). | 1-gen-1998 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Noise-tolerance analysis for high speed CMOS circuits / Graziano, Mariagrazia; Masera, Guido; Piccinini, Gianluca; RUO ROCH, Massimo; Zamboni, Maurizio. - (1998), pp. 37-40. (Intervento presentato al convegno ICM '98, IEEE 10th International Conference on Microelectronics tenutosi a Monastir (TUN) nel 14-16 Dec 1998) [10.1109/ICM.1998.825562]. | 1-gen-1998 | GRAZIANO, MARIAGRAZIAMASERA, GuidoPICCININI, GIANLUCARUO ROCH, MassimoZAMBONI, Maurizio | - |
A 500 MHz 2d-DWT VLSI Processor / A., Brizio; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1998). (Intervento presentato al convegno EUSIPCO 98 tenutosi a Rhodes, Greece nel 1-8 Settembre 1998). | 1-gen-1998 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
A quantitative approach to the design of an optimized hardware interpreter for JAVA byte code / Masera, Guido; Piccinini, G.; RUO ROCH, Massimo; Zamboni, Maurizio. - (1999), pp. 51-54. (Intervento presentato al convegno IASTED INTERNATIONAL CONFERENCE ON APPLIED INFORMATICS). | 1-gen-1999 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |