MASERA, Guido
MASERA, Guido
Dipartimento di Elettronica e Telecomunicazioni
001918
Coded 16-PSK: Effects of Imperfect Carrier Recovery and Resolution of Phase Ambiguities
1987 Sergio, Benedetto; Masera, Guido; Olmo, Gabriella
PROXIMA: un Processore CMOS per l'esecuzione compilata di Prolog
1989 P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio
An Experimental Multi-processor System for OR-parallel Prolog Execution
1989 P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio
Encoded 16-PSK: A Study for the Receiver Design
1989 Sergio, Benedetto; AJMONE MARSAN, Marco Giuseppe; Masera, Guido; Olmo, Gabriella; Z., Zhang
A Parallel Inference Machine for Automotive Applications
1990 P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio
PROXIMA: An Integrated Prolog Machine
1990 P., Civera; Masera, Guido; S., Ortelli; P., Piccinelli; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio
Silicon Compilation Approach for a VLSI Prolog Code Preprocessor Design
1990 P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
PROCEDIMENTO PER L'INSTRADAMENTO DI PACCHETTI DA UN NODO DI UNA RETE DI COMUNICAZIONE A COMMUTAZIONE DI PACCHETTO, NODO DI RETE E RETE A COMMUTAZIONE DI PACCHETTO PER L'ATTUAZIONE DI TALE PROCEDIMENTO.
1991 D'Orio, Carlo; Zamboni, Maurizio; Albertengo, Guido; Borgonovo, Flaminio; Panizzardi, Giuseppe; PICCININI GIAN, Luca; RUO ROCH, Massimo; CIVERA PIER, Luigi; Fratta, Luigi; LO CIGNO, RENATO ANTONIO; Masera, Guido
ASCAM: An Expert System for Automatic Silicon Compilation of Abstract Machine
1991 P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
Performance evaluation of a VLSI associative unifier in a WAM based environment
1991 P. L., Civera; Masera, Guido; G. L., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
Sintesi Automatica di circuiti integrati a larga scala
1992 P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio
Proxima: Prolog Execution Machine
1992 Angela, Iurlaro; Masera, Guido; Andrea, Pagni; Gianluca, Piccinini; RUO ROCH, Massimo
Algorithms for operation scheduling in VLSI circuit design
1993 P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio
PROXIMA: PROlog eXecution MAchine
1993 L., Baldi; P., Civera; A., Iurlaro; Masera, Guido; A., Pagni; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio
VLSI Prolog Processor, Design and Methodology
1994 P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio
A VLSI processor array for graph isomorphism
1994 Demarchi, Danilo; Masera, Guido; G., Piccinini
Minimisation of control store width in digital systems
1994 Masera, Guido; G., Piccinini; Zamboni, Maurizio
Minimization of the control store width in digital systems
1994 Masera, Guido; G., Piccinini; Zamboni, Maurizio
A Prolog VLSI System for Real Time Applications
1994 P., Civera; Masera, Guido; RUO ROCH, Massimo
Operation scheduling in VLSI circuit design
1994 Civera, P.; Masera, G.; Piccinini, G.; Zamboni, M.
Citazione | Data di pubblicazione | Autori | File |
---|---|---|---|
Coded 16-PSK: Effects of Imperfect Carrier Recovery and Resolution of Phase Ambiguities / Sergio, Benedetto; Masera, Guido; Olmo, Gabriella. - (1987). (Intervento presentato al convegno IEEE International Conference on Communications tenutosi a Seattle (WA), USA nel 7--10 June 1987). | 1-gen-1987 | MASERA, GuidoOLMO, Gabriella + | - |
PROXIMA: un Processore CMOS per l'esecuzione compilata di Prolog / P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio. - (1989), pp. 259-272. (Intervento presentato al convegno Quarto Convegno nazionale sulla Programmazione Logica tenutosi a Bologna, Italy nel 7-9 Giugno 1989). | 1-gen-1989 | MASERA, GuidoZAMBONI, Maurizio + | - |
An Experimental Multi-processor System for OR-parallel Prolog Execution / P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio. - (1989). (Intervento presentato al convegno IASTED 1989 tenutosi a Grindelwald, Svizzera nel 8-10 Febbraio 1989). | 1-gen-1989 | MASERA, GuidoZAMBONI, Maurizio + | - |
Encoded 16-PSK: A Study for the Receiver Design / Sergio, Benedetto; AJMONE MARSAN, Marco Giuseppe; Masera, Guido; Olmo, Gabriella; Z., Zhang. - In: IEEE JOURNAL ON SELECTED AREAS IN COMMUNICATIONS. - ISSN 0733-8716. - Sac-7, no. 9:(1989), pp. 1381-1391. [10.1109/4944583] | 1-gen-1989 | AJMONE MARSAN, Marco GiuseppeMASERA, GuidoOLMO, Gabriella + | - |
A Parallel Inference Machine for Automotive Applications / P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio. - (1990), pp. 221-230. (Intervento presentato al convegno 3rd PROMETHEUS Workshop tenutosi a Torino, Italy nel Aprile 1990). | 1-gen-1990 | MASERA, GuidoZAMBONI, Maurizio + | - |
PROXIMA: An Integrated Prolog Machine / P., Civera; Masera, Guido; S., Ortelli; P., Piccinelli; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio. - (1990). (Intervento presentato al convegno 16th European Solid-State Circuits Conference ESSCIRC-90 tenutosi a Grenoble, France nel 19-21 Setembre 1990). | 1-gen-1990 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Silicon Compilation Approach for a VLSI Prolog Code Preprocessor Design / P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1990). (Intervento presentato al convegno 8th Int. Symposium on Applied Informatics IASTED-90 tenutosi a Innsbruck, Austria nel 19-21 Febbraio 1990). | 1-gen-1990 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
PROCEDIMENTO PER L'INSTRADAMENTO DI PACCHETTI DA UN NODO DI UNA RETE DI COMUNICAZIONE A COMMUTAZIONE DI PACCHETTO, NODO DI RETE E RETE A COMMUTAZIONE DI PACCHETTO PER L'ATTUAZIONE DI TALE PROCEDIMENTO / D'Orio, Carlo; Zamboni, Maurizio; Albertengo, Guido; Borgonovo, Flaminio; Panizzardi, Giuseppe; PICCININI GIAN, Luca; RUO ROCH, Massimo; CIVERA PIER, Luigi; Fratta, Luigi; LO CIGNO, RENATO ANTONIO; Masera, Guido. - (1991). | 1-gen-1991 | ZAMBONI MAURIZIOALBERTENGO GUIDOBORGONOVO FLAMINIORUO ROCH MASSIMOFRATTA LUIGILO CIGNO RENATOMASERA GUIDO + | - |
ASCAM: An Expert System for Automatic Silicon Compilation of Abstract Machine / P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991). (Intervento presentato al convegno IEEE International Conference on Circuits and Systems-CHINA 91 tenutosi a Shenzhen, China nel 16-17 Giugno 1991). | 1-gen-1991 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Performance evaluation of a VLSI associative unifier in a WAM based environment / P. L., Civera; Masera, Guido; G. L., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1991), pp. 121-132. (Intervento presentato al convegno International Workshop on VLSI for Artificial Intelligence and Neural Networks tenutosi a Oxford (GBR) nel September 5-7, 1990) [10.1007/978-1-4615-3752-6_12]. | 1-gen-1991 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Sintesi Automatica di circuiti integrati a larga scala / P., Civera; Masera, Guido; G., Piccinini; RUO ROCH, Massimo; Zamboni, Maurizio. - (1992), pp. 123-130. (Intervento presentato al convegno I.CO.GRAPHICS 1992 tenutosi a Milano nel 4-7 Febbraio 1992). | 1-gen-1992 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
Proxima: Prolog Execution Machine / Angela, Iurlaro; Masera, Guido; Andrea, Pagni; Gianluca, Piccinini; RUO ROCH, Massimo. - STAMPA. - (1992), pp. 1-4. (Intervento presentato al convegno Custom Integrated Circuits Conference, 1992) [10.1109/CICC.1992.591876]. | 1-gen-1992 | MASERA, GuidoRUO ROCH, Massimo + | - |
Algorithms for operation scheduling in VLSI circuit design / P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio. - In: IEE PROCEEDINGS. PART G. CIRCUITS, DEVICES AND SYSTEMS. - ISSN 0956-3768. - 140:5(1993), pp. 339-346. | 1-gen-1993 | MASERA, GuidoZAMBONI, Maurizio + | - |
PROXIMA: PROlog eXecution MAchine / L., Baldi; P., Civera; A., Iurlaro; Masera, Guido; A., Pagni; G., Piccinini; R., Poluzzi; RUO ROCH, Massimo; Zamboni, Maurizio. - In: IEEE JOURNAL OF SOLID-STATE CIRCUITS. - ISSN 0018-9200. - 28:3(1993), pp. 362-370. [10.1109/4.210004] | 1-gen-1993 | MASERA, GuidoRUO ROCH, MassimoZAMBONI, Maurizio + | - |
VLSI Prolog Processor, Design and Methodology / P., Civera; Masera, Guido; G., Piccinini; Zamboni, Maurizio. - (1994), pp. 1-254. | 1-gen-1994 | MASERA, GuidoZAMBONI, Maurizio + | - |
A VLSI processor array for graph isomorphism / Demarchi, Danilo; Masera, Guido; G., Piccinini. - In: INTERNATIONAL JOURNAL OF ELECTRONICS. - ISSN 0020-7217. - 76:4(1994), pp. 655-679. [10.1080/00207219408925962] | 1-gen-1994 | DEMARCHI, DANILOMASERA, Guido + | - |
Minimisation of control store width in digital systems / Masera, Guido; G., Piccinini; Zamboni, Maurizio. - In: IEE PROCEEDINGS. COMPUTERS AND DIGITAL TECHNIQUES. - ISSN 1350-2387. - (1994). | 1-gen-1994 | MASERA, GuidoZAMBONI, Maurizio + | - |
Minimization of the control store width in digital systems / Masera, Guido; G., Piccinini; Zamboni, Maurizio. - In: IEE PROCEEDINGS. COMPUTERS AND DIGITAL TECHNIQUES. - ISSN 1350-2387. - 141:(1994). | 1-gen-1994 | MASERA, GuidoZAMBONI, Maurizio + | - |
A Prolog VLSI System for Real Time Applications / P., Civera; Masera, Guido; RUO ROCH, Massimo - In: VLSI for Neural Networks andArtificial Intelligence / J.G. DELGADO-FRIAS AND W.R. MOORE. - NEW YORK : Plenum Press, 1994. - ISBN 9780306447228. - pp. 285-296 | 1-gen-1994 | MASERA, GuidoRUO ROCH, Massimo + | - |
Operation scheduling in VLSI circuit design / Civera, P.; Masera, G.; Piccinini, G.; Zamboni, M.. - STAMPA. - (1994), pp. 1-5. (Intervento presentato al convegno Electronics Division Colloquium on Synthesis and Optimisation of Logic Systems tenutosi a London, UK, nel 1994). | 1-gen-1994 | Civera P.Masera G.Piccinini G.Zamboni M. | Masera-Operation.pdf |