Sfoglia per Autore  

Opzioni
Mostrati risultati da 1 a 2 di 2
Citazione Data di pubblicazione Autori File
A Novel Error Rate Estimation Approach for UltraScale+ SRAM-based FPGAs / Sterpone, Luca; Azimi, Sarah; Bozzoli, Ludovica; Du, Boyang; Lange, Thomas; Maximilien, Glorieux; Dan, Alexandrescu; Cesar Boatella, Polo; MERODIO CODINACHS, David. - (2018), pp. 120-126. (Intervento presentato al convegno IEEE Adaptive Hardware and Systems (AHS), 2018 NASA/ESA Conference) [10.1109/AHS.2018.8541474]. 1-gen-2018 STERPONE, LUCAAZIMI, SARAHBOZZOLI, LUDOVICADU, BOYANGLANGE, THOMASMERODIO CODINACHS, DAVID + AHS2019.pdf
SETA: A CAD tool for Single Event Transient Analysis and Mitigation on Flash-based FPGAs / Azimi, Sarah; Du, Boyang; Sterpone, Luca; MERODIO CODINACHS, David; Cattaneo, Luca. - ELETTRONICO. - (2018), pp. 49-52. (Intervento presentato al convegno 15th IEEE International Conference on Synthesis, modeling, analysis and Simulation methods and applications to circuit design tenutosi a Prague, Czech Republic nel 2 July- 5 July 2018) [10.1109/SMACD.2018.8434897]. 1-gen-2018 Sarah AzimiBoyang DuLuca SterponeDavid Merodio CodinachsCATTANEO, LUCA SMACD2018_CAMERAREADY.pdfSETA_A_CAD_Tool_for_Single_Event_Transient_Analysis_and_Mitigation_on_Flash-Based_FPGAs.pdf
Mostrati risultati da 1 a 2 di 2
Legenda icone

  •  file ad accesso aperto
  •  file disponibili sulla rete interna
  •  file disponibili agli utenti autorizzati
  •  file disponibili solo agli amministratori
  •  file sotto embargo
  •  nessun file disponibile